Een jaar geleden kwam een door AMD aangevraagd patent boven water, dat het gebruik van zowel grote als kleine cores in één chip beschreef. Deze 'big.Little-techniek' zou volgens een recent gerucht gebruikmaken van Zen 4 én Zen 5, waarbij de Zen 4-architectuur licht aangepast moet zijn voor de kleine cpu-kernen. Een patent dat eerder deze week openbaar is gemaakt toont onder andere manieren om problemen omtrent scheduling te voorkomen.
Het patent heet 'Method of task transition between heterogenous processors', en is in december van 2019 aangevraagd. Het beschrijft dat de grote en kleine kernen in aparte core-complexen zijn verwerkt, zodat taken efficiënter kunnen worden verdeeld. Een timer in het core-complex met kleine kernen houdt bij hoe lang processen op de hoogst haalbare kloksnelheid worden uitgevoerd door de kleine cores. Na een bepaalde tijd worden de nog actieve processen verplaatst naar de grote cores, om ze daar sneller te verwerken. Bovendien zijn de kleine cores bedoeld om zo zuinig mogelijk te zijn, het verwerken van intensieve taken op de kleine cores ligt daardoor niet in lijn met het gebruiksdoel.
Voor de grote kernen geldt hetzelfde, hoewel hiervoor geldt dat taken juist worden verplaatst naar de kleine kernen als de maximaal haalbare prestaties niet nodig zijn. Dat betekent immers dat ze met een lager verbruik verwerkt kunnen worden op de kleine kernen. Vermoedelijk zal het nog even duren voordat we een dergelijke core-combinatie op de markt zullen zien, Zen 5 zal waarschijnlijk niet eerder dan 2023 onthuld worden.
Bron: FreePatentsOnline