Intel heeft eind juni bevestigd dat zijn derde generatie Xeon Scalable-processoren overweg zal kunnen met high-bandwidth memory. Hoeveel geheugen de Sapphire Rapids-cpu’s exact aan boord zouden kunnen hebben, was tot dusver echter niet bekend. Daar komt nu verandering in, aangezien de fabrikant meer informatie heeft onthuld tijdens het jaarlijkse Supercomputing-evenement.
Volgens Intel moet Sapphire Rapids beter presteren dan zijn AMD Epyc-tegenhangers met Zen 3 in workloads "die van belang zijn".
Afhankelijk van de exacte configuratie kunnen de Sapphire Rapids-chips met wel vier hbm2e-stacks van 16 GB per stuk worden uitgerust, wat een hoeveelheid van 64 GB per socket mogelijk maakt. De vier tiles (chiplets) krijgen dus elk een hbm2e-stack, die als buffer voor het ddr5-geheugen kan worden gebruikt of als enige geheugentype kan worden ingezet.
Intel heeft niet onthuld met welke fabrikant er wordt samengewerkt, al vermoedt Ian Cutress van AnandTech dat het om Micron gaat. Laatstgenoemde biedt momenteel twee versies van 16GB-hbm2e met ecc: één met met een snelheid van 2,8 Gbps per pin (of 358 GB/s per stack) en één met 3,2 Gbps per pin (410 GB/s per stack). Aangezien er vier stacks worden gebruikt, moet dit een maximale bandbreedte van 1,432 à 1,64 TB/s opleveren.
Een eerder opgedoken vermeende Intel-slide, waarin meer specificaties worden onthuld.
Bronnen: HardwareLuxx, AnandTech, Videocardz