AMD zal volgens zijn eigen planning dit jaar nog zijn Zen 4-architectuur onthullen. We hebben nog weinig officiële informatie over deze producten, behalve dat de samples die AMD al werkend heeft gekregen veelbelovende resultaten boeken. Nu schrijft de techsite Chips and Cheese dat Zen 4 grote ipc-verbeteringen zal bieden, maar vóórdat we die architectuur terug zullen zien in producten moet een tussenvariant genaamd 'Zen 3+' verschijnen.
De site heeft het over een engineering sample van Genoa, de codenaam voor de Zen 4-serverprocessors. Het sample moet op dezelfde kloksnelheden 29% sneller zijn dan zijn Milan-voorganger. Deze Epyc-producten moeten gebakken worden op TSMC's 5nm-node. door dit nieuwere productproces moeten hogere kloksnelheden ook mogelijk zijn. Een all-core boostklok van 5 GHz op sommige producten moet niet onmogelijk zijn, waardoor de beste Zen 4-producten in totaal een prestatieverbetering van 40% zouden kunnen bieden. De oorspronkelijke Zen-architectuur presteerde zo'n 52% beter bij gelijke kloksnelheden, de Zen 2-architectuur bood een ipc-verbetering van ongeveer 15%. De i/o-die zou ook grote veranderingen hebben ondergaan, hij moet onder andere ondersteuning hebben voor ddr5.
De Zen 3+-cpu's moeten de eerste producten op het AM5-platform zijn. We hebben nog niets gehoord over deze architectuur, en op AMD's officiële roadmap staat dat Zen 4 dit jaar nog onthuld zal worden. Met name de Zen 3+-details mogen we dus met de nodige scepticisme benaderen. Deze architectuur zou ipc-verbeteringen van ongeveer 4 tot 7% bieden. Het gebruikte productieprocedé voor de cpu-cores is TSMC's N6, dat een variant is van N7 maar 5 euv-lagen biedt. De i/o-die van Zen 3+ zou niet helemaal vergelijkbaar zijn met die van Zen 4-producten, maar hij moet 'gebruikmaken van Zen 4-technieken'. Vermoedelijk betekent dat ddr5 en hetzelfde productieproces.
Er is ook vroegtijdige informatie over Zen 5, dit heeft helaas nog minder vaste grond onder de voeten. Het is opvallend dat er al wordt geconcludeerd dat er wordt gemikt op een ipc-verbetering die vergelijkbaar is met die van Piledriver naar Zen 1. Volgens een andere bron van de techsite was het de bedoeling dat Zen 5 ongeveer tweeënhalf tot drie keer de instructies per klok moest bieden als Zen 1. Dat betekent dat Zen 5 inderdaad een dergelijk grote stap moet zijn.
De grote sprongen moet als gevolg hebben dat AMD's probleem 'zijn eigen succes' is, omdat het genoeg chipwafers nodig zal hebben. Het helpt niet dat Apple over aan het stappen is op zijn eigen chips en dat Intel ook klant is geworden bij TSMC, maar het scheelt dat de console-cpu's op de N7-node geproduceerd zullen blijven worden. De console-chips zullen de cpu's steeds minder in de weg zitten.
Een die shot van de eerste Zen-chip uit 2017.
Bron: Chips and Cheese